รายละเอียดกิจกรรม
ชื่อWorkshopและแนวคิดหลัก
- Workshop:พัฒนาทักษะดิจิทัลผ่านการจำลองวงจรอิเล็กทรอนิกส์และการออกแบบระบบ FPGA เบื้องต้น
- แนวคิด(Concept):เป้าหมายในการพัฒนาทักษะพื้นฐานด้านตรรกะดิจิทัล การใช้ซิมูเลชัน และการเชื่อมโยงสู่การออกแบบ FPGA ให้กับนักเรียนมัธยมปลาย ผ่านกิจกรรมเชิงปฏิบัติการที่เข้าใจง่าย เช่น การจำลองวงจร AND/OR/XOR, การออกแบบ BCD-to-7 Segment Decoder, และการทดลองระบบ FSM (State Machine) ด้วยเครื่องมือออนไลน์ เพื่อสร้างแรงบันดาลใจและเตรียมความพร้อมสู่สายอาชีพด้านเทคโนโลยีและวิศวกรรม
วัตถุประสงค์การเรียนรู้(Learning Objectives)
- เพื่อให้นักเรียนมัธยมศึกษาตอนปลายและผุ้สนใจทั่วไปให้เข้าใจพื้นฐานตรรกะดิจิทัลผ่านการทดลองจริง
- เพื่อพัฒนาทักษะการใช้เครื่องมือ Digital Simulation สำหรับการออกแบบวงจร
- เพื่อเชื่อมโยงแนวคิดการจำลองวงจรสู่พื้นฐานการออกแบบ FPGA
- เพื่อสร้างแรงบันดาลใจและเตรียมความพร้อมสู่สายวิศวกรรมและเทคโนโลยี
สถานที่จัดกิจกรรม
อาคารเฉลิมพระเกียรติ 55 พรรษา สมเด็จพระเทพรัตนราชสุดา สยามบรมราชกุมารี(อาคารเฉลิมพระเกียรติ 55 พรรษา)
ห้องปฏิบัติการคอมพิวเตอร์ชั้น 5 (The 55th-Years Chalermprakiat Building, KMITL)
ลงทะเบียนเข้าร่วมกิจกรรม
รอบที่ 1
28 สิงหาคม 2569 3:00 น. - 30 สิงหาคม 2569 3:30 น. — ผู้เข้าร่วมสูงสุด 35 คน
📍 อาคารเฉลิมพระเกียรติ 55 พรรษา สมเด็จพระเทพรัตนราชสุดา สยามบรมราชกุมารี (อาคารเฉลิมพระเกียรติ 55 พรรษา)
รอบที่2
28 สิงหาคม 2569 5:00 น. - 30 สิงหาคม 2569 6:30 น. — ผู้เข้าร่วมสูงสุด 35 คน
📍 อาคารเฉลิมพระเกียรติ 55 พรรษา สมเด็จพระเทพรัตนราชสุดา สยามบรมราชกุมารี (อาคารเฉลิมพระเกียรติ 55 พรรษา)
